崗位職責(zé):
1. PEX流程建設(shè)與維護(hù): 負(fù)責(zé)構(gòu)建、優(yōu)化和維護(hù)基于 Synopsys StarRC, Cadence Quantus QRC 或 Mentor XRC 或 國產(chǎn)EDA RC工具的寄生參數(shù)提取流程和設(shè)計套件。
2. 寄生參數(shù)提取與交付: 執(zhí)行全芯片及模塊級的寄生參數(shù)提取,生成精確的寄生參數(shù)文件,為時序驗證、功耗分析、電遷移和IR Drop分析等提供可靠數(shù)據(jù)。
3. 結(jié)果分析與問題定位: 深入分析PEX結(jié)果,識別由寄生效應(yīng)引起的時序、功耗和信號完整性問題,并與前端設(shè)計、模擬電路設(shè)計及布局布線工程師緊密合作,定位問題根因。
4. 技術(shù)難點攻關(guān): 解決關(guān)鍵工藝節(jié)點下的PEX挑戰(zhàn),如處理muti工藝角、RC精度優(yōu)化、以及應(yīng)對超低電壓設(shè)計帶來的復(fù)雜性。
5. 自動化與效率提升: 開發(fā)和維護(hù)腳本以自動化PEX相關(guān)任務(wù),提升設(shè)計驗證的效率和質(zhì)量。
6. 團隊協(xié)作: 與設(shè)計驗證、測試、產(chǎn)品工程等多個團隊協(xié)作,支持芯片從設(shè)計到量產(chǎn)的整個周期。
任職要求:
1. 學(xué)歷與專業(yè): 微電子、電子工程、計算機科學(xué)或相關(guān)專業(yè)本科及以上學(xué)歷。
2. 工作經(jīng)驗: 擁有1-3年及以上集成電路設(shè)計相關(guān)工作經(jīng)驗,并深度參與過芯片的物理驗證流程。
核心技能:
3. 精通PEX工具: 必須精通業(yè)界主流的寄生參數(shù)提取工具,熟練掌握 Synopsys StarRC、Cadence Quantus QRC 或 Mentor XRC 或 國產(chǎn)EDA RC工具 中的至少一種,并理解其底層原理和配置。
4. 流程搭建經(jīng)驗: 具備獨立搭建和調(diào)試PEX提取流程的經(jīng)驗,熟悉相關(guān)命令文件和規(guī)則文件的配置。
5. 版圖與工藝知識: 熟悉集成電路版圖基礎(chǔ)知識,了解不同工藝節(jié)點的寄生效應(yīng)及其對電路性能的影響。
6. 腳本能力: 熟練使用至少一種腳本語言,如 TCL、Perl 或 Python,用于自動化處理和分析數(shù)據(jù)。
7. EDA工具鏈?zhǔn)煜ざ龋?了解數(shù)字或模擬芯片設(shè)計流程,熟悉其他相關(guān)EDA工具是加分項。