国产中文无码av每日更新在线观看, 亚洲天堂中文字幕一区二区三区免费, 国产口爆吞精在线观视频-黄色国产, 92福利-国内精品久久久久久99,亚洲成AV人A片不卡无码,浪潮AV无码专区,老熟女败火白浆,中文字幕日产av,色情日本免费看大片

更新于 11月17日

高級fpga工程師

2.5-4萬·13薪
  • 上海浦東新區(qū)
  • 5-10年
  • 本科
  • 全職
  • 招1人

職位描述

電子/半導(dǎo)體/集成電路工業(yè)自動化
崗位職責(zé):
1.FPGA核心開發(fā)
主導(dǎo)基于 Xilinx FPGA 芯片(Kintex/Virtex/Artix/Zynq 系列優(yōu)先)的開發(fā)工作,重點負(fù)責(zé)高速 ADC(采樣率≥20MSPS 優(yōu)先)數(shù)據(jù)采集、多線程 FPGA 算法實時處理(如信號濾波、FFT 變換、數(shù)據(jù)降維)的模塊設(shè)計、代碼實現(xiàn)(Verilog/VHDL)與功能驗證,確保算法 latency 與吞吐量滿足實時性要求,至少主導(dǎo)過 10 個以上高速 ADC + 多線程算法落地項目。
2.高速接口開發(fā)與優(yōu)化
負(fù)責(zé) Xilinx FPGA 各類高速接口的開發(fā)與調(diào)試,包括 PCIe 2.0/3.0(端點 / 根復(fù)合體設(shè)計,實現(xiàn)數(shù)據(jù)吞吐量≥8GB/s)、Serdes(10G/25G 速率,如 SFP+、QSFP 封裝接口)、DDR4/DDR5(控制器設(shè)計與時序優(yōu)化)、JESD204B/C(高速 ADC/DAC 接口協(xié)議)等,解決接口時序收斂、信號完整性問題,保障數(shù)據(jù)傳輸穩(wěn)定性。
3.系統(tǒng)級設(shè)計與實現(xiàn)
精通系統(tǒng)級 FPGA 架構(gòu)設(shè)計,獨立完成異步系統(tǒng)(跨時鐘域處理、亞穩(wěn)態(tài)抑制)與同步系統(tǒng)(時鐘樹規(guī)劃、時序約束)的方案設(shè)計與落地;負(fù)責(zé) FPGA 內(nèi)部資源(CLB、BRAM、DSP、URAM)的合理分配與優(yōu)化,提升系統(tǒng)性能并降低資源占用率。
4.專項模塊設(shè)計
開展高速算法設(shè)計(如信號檢測、實時頻譜分析)、圖像處理設(shè)計(如圖像濾波、邊緣檢測、幀同步)、高速接口控制器(如 PCIe 控制器、Serdes 協(xié)議控制器)、DMA 控制器(如 AXI DMA、自定義 DMA,實現(xiàn)高帶寬數(shù)據(jù)搬運)的設(shè)計與驗證,確保模塊兼容性與可復(fù)用性。
5. 硬件協(xié)同與基礎(chǔ)調(diào)試
能獨立看懂 FPGA 相關(guān)硬件原理圖,理解電氣電路特性(如電源紋波、阻抗匹配、時序裕量),配合硬件工程師確認(rèn) FPGA 外圍電路設(shè)計合理性;具備基本硬件動手能力,可使用示波器、邏輯分析儀、JTAG 調(diào)試器開展 FPGA 板級調(diào)試,定位軟硬件交叉問題(如接口信號異常、數(shù)據(jù)傳輸丟包)。
6. 文檔編寫與測試落地
獨立編寫項目設(shè)計方案書(含系統(tǒng)架構(gòu)、模塊劃分、技術(shù)選型、資源估算、進(jìn)度計劃)、測試方案書(含功能測試用例、性能測試指標(biāo)、可靠性測試標(biāo)準(zhǔn));搭建 FPGA 仿真測試環(huán)境(使用 Modelsim/Vivado Simulator),完成模塊級 / 系統(tǒng)級仿真測試,輸出測試報告并迭代優(yōu)化設(shè)計。
7. 全場景調(diào)試與問題定位
負(fù)責(zé)實驗室階段 FPGA 功能調(diào)試、性能優(yōu)化(如資源占用率降低、時序裕量提升)及現(xiàn)場(客戶部署現(xiàn)場 / 項目應(yīng)用現(xiàn)場)問題排查,具備復(fù)雜問題定位能力(如間歇性數(shù)據(jù)錯誤、高速接口鏈路不穩(wěn)定),輸出解決方案并推動整改落地。
任職資格:
1. 本科以上學(xué)歷,電子工程、計算機科學(xué)與技術(shù)、微電子、自動化、通信工程等相關(guān)專業(yè)
2. 5 年及以上 FPGA 開發(fā)相關(guān)工作經(jīng)驗
3.精通 Verilog/VHDL 硬件描述語言,熟悉 Xilinx FPGA 芯片架構(gòu)(Kintex/Virtex/Zynq 系列),掌握 FPGA 資源(CLB、BRAM、DSP)優(yōu)化方法,能解決時序收斂、資源瓶頸問題。67
4.熟練掌握高速 ADC 數(shù)據(jù)處理流程(如采樣時鐘同步、數(shù)據(jù)校準(zhǔn)、多通道同步),熟悉多線程 FPGA 算法并行設(shè)計思想,能通過流水線、并行化優(yōu)化提升算法實時性。67
5.精通 Xilinx FPGA 高速接口協(xié)議(PCIe 2.0/3.0、Serdes、DDR4/DDR5、JESD204B/C),熟悉 Xilinx IP 核(如 PCIe IP、Serdes IP、AXI DMA IP)的配置與二次開發(fā)。67
6.掌握系統(tǒng)級設(shè)計方法,精通異步系統(tǒng)跨時鐘域處理技術(shù)(如雙口 RAM、握手信號、格雷碼)與同步系統(tǒng)時序約束(SDC 約束編寫、時序分析工具使用)。67
7.熟練使用 Xilinx 開發(fā)工具(Vivado Design Suite、Vivado HLS)、仿真工具(Modelsim、VCS)、調(diào)試工具(ChipScope、SignalTap)及版本控制工具(Git/SVN)。67
8.了解 FPGA 硬件測試方法(如時序測試、功能測試、誤碼率測試),能配合測試工程師制定測試計劃,分析測試數(shù)據(jù)。

工作地點

上海浦東新區(qū)拜安科技

職位發(fā)布者

夏菁/人事經(jīng)理

立即溝通
公司Logo上海拜安傳感技術(shù)有限公司
上海拜安傳感技術(shù)有限公司(以下簡稱拜安科技)創(chuàng)始于2004年,是注冊在上海張江自由貿(mào)易試驗區(qū)的國家高新技術(shù)企業(yè),拜安科技主營產(chǎn)品是以光纖光柵傳感、分布式光纖傳感以及MEMS光纖傳感為主的智能光纖傳感大數(shù)據(jù)存算一體系統(tǒng),包括設(shè)計、研發(fā)、生產(chǎn)、數(shù)據(jù)分析和服務(wù),監(jiān)測及分析內(nèi)容主要包括溫度、形變、應(yīng)力、位移、振動、加速度等物理量的健康預(yù)警信息。拜安科技集芯片、傳感器、解調(diào)設(shè)備、系統(tǒng)、數(shù)據(jù)平臺的研發(fā)、生產(chǎn)與服務(wù)于一身,從基礎(chǔ)產(chǎn)品到整體解決方案,為高端制造業(yè)提供全方位數(shù)據(jù)采集服務(wù),產(chǎn)品廣泛應(yīng)用于海陸風(fēng)電、軌道交通、船舶海工、土木工程、石油化工等各工業(yè)領(lǐng)域,為清潔能源、智慧城市、高端工業(yè)裝備和生命健康提供高精度傳感器和智慧系統(tǒng)。拜安科技在上海、太原、無錫、成都、北京、深圳均設(shè)有分公司。近年來,公司先后榮獲國家級專精特新“小巨人”企業(yè)、上海市專精特新企業(yè)、上海市科技小巨人培育企業(yè)、風(fēng)電場部件塔架/葉片鑒衡認(rèn)證證書、2021“科創(chuàng)中國”先導(dǎo)技術(shù)榜(裝備制造領(lǐng)域)榜單、CNAS國家級實驗室認(rèn)可證書、上海市專利工作試點企業(yè)、中船金牌供應(yīng)商、中核集團合格供應(yīng)商等。在社會各界和合作伙伴的大力支持下,堅持以人為本,科技興企;立足自我,加強合作;腳踏實地,大膽創(chuàng)新。拜安科技誠摯歡迎您的加入!
公司主頁